特許
J-GLOBAL ID:200903000925493568

ゲートアレイのベーシックセル

発明者:
出願人/特許権者:
代理人 (1件): 大西 孝治
公報種別:公開公報
出願番号(国際出願番号):特願平4-054383
公開番号(公開出願番号):特開平5-218362
出願日: 1992年02月04日
公開日(公表日): 1993年08月27日
要約:
【要約】【目的】 互いに交差位置にあるゲート電極を内部配線で接続したとしても、内部配線が交わることなく、しかもベーシックセルの枠外にはみ出さず、本来チャネル領域を通過しなければならない他の外部配線を内部配線が邪魔しない。また、内部配線の配線長も短くすることができる。【構成】 4つのトランジスタ100A〜100Dが2段2列に配置されてなるゲートアレイのベーシックセルであって、1つのトランジスタ100Dのゲート電極110Dの内側の端子部120DR が交差位置にあるトランジスタ100Aのゲート電極110Aの内側の端子部120AL の側に延出されている。
請求項(抜粋):
4つのトランジスタが2段2列に配置されてなるゲートアレイのベーシックセルにおいて、少なくとも1つのトランジスタのゲート電極の内側部分が交差位置にあるトランジスタのゲート電極の側に延出されていることを特徴とするゲートアレイのベーシックセル。
IPC (2件):
H01L 27/118 ,  H01L 27/04
引用特許:
審査官引用 (3件)
  • 特開平3-263372
  • 特開昭61-035535
  • 半導体集積回路装置
    公報種別:公開公報   出願番号:特願平4-189580   出願人:富士通株式会社

前のページに戻る