特許
J-GLOBAL ID:200903001004441267

ダイナミックRAM

発明者:
出願人/特許権者:
代理人 (1件): 岩佐 義幸
公報種別:公開公報
出願番号(国際出願番号):特願平4-188519
公開番号(公開出願番号):特開平6-036556
出願日: 1992年07月16日
公開日(公表日): 1994年02月10日
要約:
【要約】【目的】 チップ面積を増やさずに1つのブロックから多数のデータを高速にとり出す。【構成】 センスアンプ列と直交する方向にに配置されたデータ線と、そのデータ線へビット線のデータを転送する第1の回路と、選択されたデータ線を第1の電位まで引き上げる第2の回路と、データ線の片側のデータをビット線の片側に反転して書き込む第3の回路とを備えている。
請求項(抜粋):
分割された複数個のブロックからなり、各々のブロックにセンスアンプ列を備えるダイナミックRAMにおいて、データ線がセンスアンプ列と直交する方向に配置され、データ読み出し時には選択されたセンスアンプ列のビット線のデータのみをデータ線へ転送する第1の回路と、データ線を選択し、選択されたデータ線のみをデータアンプと接続するとともに所定の電位まで引き上げ、選択されたデータ線以外のデータ線を接地電位に固定する第2の回路とを有することを特徴とするダイナミックRAM。
引用特許:
審査官引用 (3件)
  • 特開昭62-231495
  • 特開昭58-009285
  • 特開昭61-051692

前のページに戻る