特許
J-GLOBAL ID:200903001266393069

半導体装置およびコンピュータシステム

発明者:
出願人/特許権者:
代理人 (1件): 宮田 金雄 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-292642
公開番号(公開出願番号):特開平10-134008
出願日: 1996年11月05日
公開日(公表日): 1998年05月22日
要約:
【要約】【課題】 CPU とメモリを同一チップに形成した半導体装置では、CPU が内臓メモリにインターロックアクセスする機能がないため、CPU による内臓メモリへのリードモディファイライトが不可分におこなえなかった。【解決手段】 CPU 110 、内臓DRAM120 、およびCPU 110 が内臓DRAM120 へインターロックアクセスできるよう制御するメモリコントローラ160 を備える。
請求項(抜粋):
データを記憶するメモリ、前記メモリにインターロックアクセスするCPU 、および前記メモリに外部からアクセスするための要求信号を受け、前記要求信号に応答する応答信号を出力し、前記CPU が前記インターロックアクセスする期間は前記応答信号を外部から前記メモリへのアクセスが排除されていること示す状態にする制御回路を1チップ内に備える半導体装置。
IPC (2件):
G06F 15/16 350 ,  G06F 15/78 510
FI (2件):
G06F 15/16 350 F ,  G06F 15/78 510 G
引用特許:
審査官引用 (3件)

前のページに戻る