特許
J-GLOBAL ID:200903001366728459

フリップフロップ回路

発明者:
出願人/特許権者:
代理人 (1件): 清水 守 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-277088
公開番号(公開出願番号):特開平6-132788
出願日: 1992年10月15日
公開日(公表日): 1994年05月13日
要約:
【要約】【目的】 クロック入力とデータ入力のタイミングの関係を考慮することなく、クロック信号に同期したデータ信号が得られるフリップフロップ回路を提供する。【構成】 フリップフロップ回路において、クロック入力端子、データ入力端子及び出力端子を有する第1〜第3の3つのフリップフロップ手段11〜13と、第1及び第2のフリップフロップ手段11、12の出力を入力し選択信号によっていずれか一方を出力するセレクタ14からなり、選択信号を第3のフリップフロップ手段の出力とする。
請求項(抜粋):
フリップフロップ回路において、(a)クロック入力端子、データ入力端子及び出力端子を有する第1〜第3の3つのフリップフロップ手段と、(b)前記第1及び第2のフリップフロップ手段の出力を入力し、選択信号によっていずれか一方を出力するセレクタ手段からなり、(c)データ入力信号を前記第1及び第2のフリップフロップ手段のデータ入力端子と前記第3のフリップフロップ手段のクロック入力端子に接続し、(d)クロック入力信号を前記第1及び第2のフリップフロップ手段のクロック入力端子と前記第3のフリップフロップ手段のデータ入力端子に接続し、(e)前記第3のフリップフロップの出力を前記セレクタの選択信号とすることを特徴とするフリップフロップ回路。
IPC (2件):
H03K 3/037 ,  H03K 3/356

前のページに戻る