特許
J-GLOBAL ID:200903001385379341

半導体集積回路装置

発明者:
出願人/特許権者:
代理人 (1件): 大日方 富雄
公報種別:公開公報
出願番号(国際出願番号):特願平7-299679
公開番号(公開出願番号):特開平9-148909
出願日: 1995年11月17日
公開日(公表日): 1997年06月06日
要約:
【要約】【課題】 上述した従来の半導体集積回路装置では、電流の急激な変化に起因する誤動作を防止するには有効かも知れないが、そのために行なわれる前段回路でのスルーレート抑制により、出力信号の遅延が大きくなってしまうという問題が生じる。【解決手段】 デジタル出力バッファ回路の出力段をなすMOSトランジスタをオフからオンに切り換えるときのゲート制御電圧の変化速度を、そのMOSトランジスタのしきい値レベルを境に、高速から低速に切り換えるスルーレート制御を行なわせる。
請求項(抜粋):
MOSトランジスタによるデジタル出力バッファ回路を有する半導体集積回路装置であって、上記出力バッファ回路の出力段をなすMOSトランジスタをオフからオンに切り換えるときのゲート制御電圧の変化速度を、そのMOSトランジスタのしきい値レベルを境に、高速から低速に切り換えるスルーレート制御回路を備えたことを特徴とする半導体集積回路装置。
IPC (4件):
H03K 19/0175 ,  H03K 17/16 ,  H03K 17/687 ,  H03K 19/0948
FI (4件):
H03K 19/00 101 F ,  H03K 17/16 H ,  H03K 17/687 F ,  H03K 19/094 B

前のページに戻る