特許
J-GLOBAL ID:200903001756634846

電源回路

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願2002-329785
公開番号(公開出願番号):特開2004-164316
出願日: 2002年11月13日
公開日(公表日): 2004年06月10日
要約:
【課題】電解効果トランジスタにおける電力損失を減少し、バラツキによるチャタリングが発生することを防止する選択遮断回路を備えた電源回路を提供する。【解決手段】複数の電源を並列運転し、各々の出力端子と負荷2との間に挿入される選択遮断回路1を備えた電源回路であって、選択遮断回路1は、内部ダイオードのアノード側を電源の高電圧側端子に接続され、内部ダイオードのカソード側を負荷の高電圧側端子に接続される電界効果トランジスタQ2と、コレクタを電界効果トランジスタQ2のゲート端子に接続され、エミッタをソース端子に接続されるバイポーラトランジスタQ1と、カソード側を電界効果トランジスタQ2のドレインに接続され、アノード側を該バイポーラトランジスタQ1のベースに接続される小信号ダイオードD1と、電界効果トランジスタQ2及びバイポーラトランジスタQ1をバイアスする抵抗R1,R2とを備えた電源回路。【選択図】図1
請求項(抜粋):
複数の電源を並列運転し、負荷に電力を供給するシステムにおける、各々の出力端子と負荷との間に挿入される選択遮断回路を備えた電源回路であって、該選択遮断回路は、内部ダイオードのアノード側を電源の高電圧側端子に接続され、内部ダイオードのカソード側を負荷の高電圧側端子に接続される電界効果トランジスタと、コレクタを該電界効果トランジスタのゲート端子に接続され、エミッタをソース端子に接続されるバイポーラトランジスタと、カソード側を該電界効果トランジスタのドレインに接続され、アノード側を該バイポーラトランジスタのベースに接続される小信号ダイオードと、該電界効果トランジスタおよび該バイポーラトランジスタをバイアスする抵抗とを備えてあることを特徴とする電源回路。
IPC (1件):
G05F1/00
FI (1件):
G05F1/00 F
Fターム (7件):
5H410BB04 ,  5H410CC02 ,  5H410CC05 ,  5H410DD02 ,  5H410EA11 ,  5H410EA38 ,  5H410EB01
引用特許:
出願人引用 (3件) 審査官引用 (3件)

前のページに戻る