特許
J-GLOBAL ID:200903001915967550

抵抗マトリクス回路とその駆動方法

発明者:
出願人/特許権者:
代理人 (1件): 廣澤 勲
公報種別:公開公報
出願番号(国際出願番号):特願平4-311439
公開番号(公開出願番号):特開平6-140213
出願日: 1992年10月27日
公開日(公表日): 1994年05月20日
要約:
【要約】【目的】 構造が簡単であり、記録密度が高く記録及び読み出しが容易な記憶素子としての機能を有した抵抗マトリクス回路とその駆動方法を提供する。【構成】 互いに絶縁された複数の行ラインXieと、行ラインXie上で互いに絶縁され複数の行ラインXieと絶縁層11〜14をはさんで形成された複数の列ラインYjfを設ける。行ラインXieと列ラインYjfとが絶縁層11〜141をはさんで交差する部分に、行ラインXieと列ラインYjfとに両端が接続された抵抗体Rijkを設ける。行ラインXieと抵抗体Rijkと列ラインYjfの繰り返しによる複数の層を形成する。
請求項(抜粋):
互いに絶縁された複数の行ラインと、この行ラインの上層で互いに絶縁され上記複数の行ラインと絶縁層をはさんで直交するように形成された複数の列ラインとを設け、この行ラインと列ラインとが上記絶縁層をはさんで交差する部分に上記行ラインと列ラインとに両端が接続された抵抗体を設け、この行ラインと抵抗体と列ラインの繰り返しによる複数の層を形成してなることを特徴とする抵抗マトリクス回路。
引用特許:
審査官引用 (1件)
  • 特開昭50-046050

前のページに戻る