特許
J-GLOBAL ID:200903002033971018

データ処理装置

発明者:
出願人/特許権者:
代理人 (1件): 玉村 静世
公報種別:公開公報
出願番号(国際出願番号):特願平11-130028
公開番号(公開出願番号):特開2000-322259
出願日: 1999年05月11日
公開日(公表日): 2000年11月24日
要約:
【要約】【課題】 実行すべきプログラムの内容、更には演算器の利用度合等に応じて、演算処理の高速化又は低消費電力を選択して何れかを優先させることが容易なデータ処理装置を提供する。【解決手段】 命令をデコードして制御信号を出力する制御手段(400)と、前記制御手段から出力される制御信号に従って夫々独立に且つ並列に演算可能なn個(n≧2)の演算器(500-1〜500-n)を備え、最大で前記n個の命令をn個の演算器を用いて実行させる高速モードと、最大でm個(1≦m≦n-1)の命令をm個の演算器を用いて実行させる低電力モードの2つの動作モードを有する。演算指令が与えられて命令実行に割り当てられた演算器には動作クロック信号を供給し、演算指令が与えられずに命令実行に割り当てられなかった演算器には動作クロックの供給を遮断する。
請求項(抜粋):
命令をデコードして制御信号を出力する制御手段と、前記制御手段から出力される制御信号に従って夫々独立に且つ並列に演算可能なn個(n≧2)の演算器を備え、最大で前記n個の命令をn個の演算器を用いて実行させる高速モードと、最大でm個(1≦m≦n-1)の命令をm個の演算器を用いて実行させる低電力モードの2つの動作モードを有して成るものであることを特徴とするデータ処理装置。
IPC (9件):
G06F 9/38 370 ,  G06F 9/38 ,  G06F 1/04 301 ,  G06F 7/00 ,  G06F 9/30 310 ,  G06F 9/30 330 ,  G06F 9/30 350 ,  G06F 9/30 360 ,  G06F 15/78 510
FI (9件):
G06F 9/38 370 A ,  G06F 9/38 370 X ,  G06F 1/04 301 C ,  G06F 9/30 310 A ,  G06F 9/30 330 A ,  G06F 9/30 350 F ,  G06F 9/30 360 ,  G06F 15/78 510 P ,  G06F 7/00 A
Fターム (23件):
5B013AA20 ,  5B013DD01 ,  5B013DD04 ,  5B022AA02 ,  5B022CA03 ,  5B022CA07 ,  5B022FA09 ,  5B033AA05 ,  5B033BA00 ,  5B033BC00 ,  5B033BE05 ,  5B033BF04 ,  5B062AA05 ,  5B062AA08 ,  5B062AA10 ,  5B062CC04 ,  5B062DD10 ,  5B062HH06 ,  5B062JJ06 ,  5B079AA07 ,  5B079BA12 ,  5B079BB01 ,  5B079BC01

前のページに戻る