特許
J-GLOBAL ID:200903002227669860

エミュレータ

発明者:
出願人/特許権者:
代理人 (1件): 玉村 静世
公報種別:公開公報
出願番号(国際出願番号):特願平8-258214
公開番号(公開出願番号):特開平10-105434
出願日: 1996年09月30日
公開日(公表日): 1998年04月24日
要約:
【要約】【課題】 エミュレーションプロセッの動作周波数が高い場合でもブレーク条件比較を的確に行うための技術を提供することにある。【解決手段】 それぞれエミュレーションバス(55)に結合可能な複数のサブエミュレーションバス(51,52)と、エミュレーションバスの状態をそのバスサイクル毎に複数のサブエミュレーションバスに順次振り分けるための振り分け手段(31,32)と、上記複数のサブエミュレーションバスのそれぞれに対応して設けられ、それぞれ対応するサブエミュレーションバスの状態が予め設定されたブレーク条件と一致するか否かを判別可能な複数のブレーク条件比較回路(10A,10B)とを設け、ブレーク条件比較回路の動作マージンを拡大してブレーク検出の的確化を図る。
請求項(抜粋):
ターゲットプログラムを実行するエミュレーションプロセッサに結合されるエミュレーションバスを備え、上記エミュレーションバスの情報を取得することで、上記ターゲットプログラムの開発を支援するエミュレータにおいて、それぞれ上記エミュレーションバスに結合可能な複数のサブエミュレーションバスと、上記エミュレーションバスの状態をそのバスサイクル毎に複数のサブエミュレーションバスに順次振り分けるための振り分け手段と、上記複数のサブエミュレーションバスのそれぞれに対応して設けられ、それぞれ対応するサブエミュレーションバスの状態が予め設定されたブレーク条件と一致するか否かを判別可能な複数のブレーク条件比較回路と、を含むことを特徴とするエミュレータ。

前のページに戻る