特許
J-GLOBAL ID:200903002589532544

ストローブのタイミング設定エラー検出

発明者:
出願人/特許権者:
代理人 (1件): 小沢 信助
公報種別:公開公報
出願番号(国際出願番号):特願平3-215370
公開番号(公開出願番号):特開平5-052909
出願日: 1991年08月27日
公開日(公表日): 1993年03月02日
要約:
【要約】【目的】 ストローブのタイミング設定のエラーを検知する回路をLSIテスタに組み込むことにより、エラー発生をハードウェアによって確実に検知し、プログラムミスによる誤った判定を防ぐLSIテスタを実現することである。【構成】 LSIテスタのデータ入力回路のストローブ信号等にストローブのタイミング設定エラー検知回路を接続する。
請求項(抜粋):
プログラマブルなタイミング発生器で発生させた複数のストローブ信号に従い被試験回路の出力データを順次取り込むデータ入力回路を有するLSIテスタにおいて、前記データ入力回路に前記ストローブ信号もしくはそれに同期した信号を入力とし、被試験回路の前記出力データの出力順序に対する前記ストローブ信号の出力順序の相違を検知しエラー信号を出力するエラー検知回路を設けたことを特徴とするLSIテスタ。

前のページに戻る