特許
J-GLOBAL ID:200903003164231962

ASIC用シミュレーション結果表示装置

発明者:
出願人/特許権者:
代理人 (1件): 中村 稔 (外6名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-030561
公開番号(公開出願番号):特開平5-233745
出願日: 1992年02月18日
公開日(公表日): 1993年09月10日
要約:
【要約】【目的】 従来行われていた面倒な作業をなくし、ストローブ点が期待通りに設定され且つストローブ点近傍における波形の確認が簡単に行える表示装置を提供する。【構成】 ASIC内部の回路構成を入力する回路入力手段、シミュレーションのためのテストパターンを入力するテストパターン入力手段、前記回路構成に対し前記テストパターンでシミュレーションを行うシミュレーション実施手段、出力信号に対しテスターでの検出タイミングを決定するストローブ点設定手段、前記シミュレーション結果より出力信号のストローブ点における値を期待値としたテキストファイルを生成するテキストファイル生成手段より構成されるASIC用のCAD装置において、シミュレーション波形を一時的に記憶するフレームバッファと、各出力信号についてストローブ点の位置をシミュレーション波形に重ねる手段と、該シミュレーション波形を前記フレームバッファに書き込む手段と、該シミュレーション波形をディスプレイにより表示させる手段とを備えたことを特徴とする。
請求項(抜粋):
ASIC内部の回路構成を入力する回路入力手段、シミュレーションのためのテストパターンを入力するテストパターン入力手段、前記回路構成に対し前記テストパターンでシミュレーションを行うシミュレーション実施手段、出力信号に対しテスターでの検出タイミングを決定するストローブ点設定手段、前記シミュレーション結果より出力信号のストローブ点における値を期待値としたテキストファイルを生成するテキストファイル生成手段より構成されるASIC用のCAD装置において、シミュレーション波形を一時的に記憶するフレームバッファと、各出力信号についてストローブ点の位置をシミュレーション波形に重ねる手段と、該シミュレーション波形を前記フレームバッファに書き込む手段と、該シミュレーション波形をディスプレイにより表示させる手段とを備えたことを特徴とするASICシミュレーション結果表示装置。
IPC (2件):
G06F 15/60 360 ,  G06F 11/26 310
引用特許:
審査官引用 (1件)
  • 特開平3-292002

前のページに戻る