特許
J-GLOBAL ID:200903003227496244

2電源対応入出力回路

発明者:
出願人/特許権者:
代理人 (1件): 岡田 敬
公報種別:公開公報
出願番号(国際出願番号):特願平8-063243
公開番号(公開出願番号):特開平9-261030
出願日: 1996年03月19日
公開日(公表日): 1997年10月03日
要約:
【要約】【課題】 低消費電力化を実現すると共に、入力状態において、入出力端子に発生する寄生ダイオードのターンオンを確実に防止し、且つ、入出力回路のハイインピーダンス状態を確保して、確実な動作を達成する。【解決手段】 Pチャンネルトランジスタ20とNチャンネルトランジスタ21を縦続接続し、その接続点を入出力端子22に接続し、両トランジスタのゲートに各々NANDゲート回路24及びNORゲート回路25を接続し、Pチャンネルトランジスタ20の基板及びPチャンネルトランジスタのゲートに接続されるNANDゲート回路に高レベル電源電圧を供給し、Pチャンネルトランジスタ20のソース及びNチャンネルトランジスタ21のゲートに接続されるNORゲート回路に低レベル電源電圧を供給する。
請求項(抜粋):
PチャンネルトランジスタとNチャンネルトランジスタを縦続接続し、その接続点を入出力端子に接続し、前記両トランジスタのゲートに出力信号を導出するための論理ゲート回路を接続して成り、高レベル電源電圧と低レベル電源電圧が供給される2電源対応入出力回路において、前記Pチャンネルトランジスタの基板及びPチャンネルトランジスタのゲートに接続される論理ゲート回路に高レベル電源電圧を供給し、前記Pチャンネルトランジスタのソースに低レベル電源電圧を供給することを特徴とした2電源対応入出力回路。
IPC (4件):
H03K 19/0175 ,  H03K 17/693 ,  H03K 19/00 ,  H03K 19/0948
FI (4件):
H03K 19/00 101 S ,  H03K 17/693 Z ,  H03K 19/00 A ,  H03K 19/094 B

前のページに戻る