特許
J-GLOBAL ID:200903003272020951
マイクロコンピュータ
発明者:
,
,
,
,
,
,
出願人/特許権者:
,
代理人 (1件):
玉村 静世
公報種別:公開公報
出願番号(国際出願番号):特願平10-330473
公開番号(公開出願番号):特開平11-288410
出願日: 1992年03月17日
公開日(公表日): 1999年10月19日
要約:
【要約】【課題】 使い勝手の良好なフラッシュメモリを内蔵したマイクロコンピュータを提供する。【解決手段】 CPUは中央処理装置、FMRYは電気的に消去・書込み可能な不揮発性のフラッシュメモリである。このフラッシュメモリFMRYに対する書換えを内蔵中央処理装置CPUに制御させる第1動作モードと外部のPROMライタに制御させる第2動作モードとを選択的に指定するための動作モード信号MODEの入力端子Pmodeを備える。フラッシュメモリFMRYは一括消去可能な単位として相互に記憶容量の相違される大メモリブロックLMBと小メモリブロックSMBを有する。小メモリブロックはRAMの記憶容量以下とされる。メモリブロックLMB,SMBは、格納すべき情報量にしたがって利用される。
請求項(抜粋):
単一の半導体チップ上に、中央処理装置と、この中央処理装置によってアクセス可能なRAMと、前記中央処理装置が処理すべき情報を電気的な消去・書込みによって書換え可能な不揮発性のフラッシュメモリとを備えたマイクロコンピュータであって、前記フラッシュメモリは、書換え制御プログラムを実行する中央処理装置によって書き換え可能であり、一括消去可能な単位として、相互に記憶容量の相違される複数個のメモリブロックを有し、前記メモリブロックの一部又は全部は、前記RAMの記憶容量以下の記憶容量が設定された小メモリブロックであることを特徴とするマイクロコンピュータ。
IPC (5件):
G06F 15/78 510
, G06F 9/06 540
, G06F 11/22 340
, G06F 12/06 515
, G11C 16/06
FI (5件):
G06F 15/78 510 A
, G06F 9/06 540 M
, G06F 11/22 340 C
, G06F 12/06 515 N
, G11C 17/00 631
引用特許:
前のページに戻る