特許
J-GLOBAL ID:200903003283416946

コンピュータのオペレーティングシステム

発明者:
出願人/特許権者:
代理人 (1件): 小鍜治 明 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-014579
公開番号(公開出願番号):特開平5-204668
出願日: 1992年01月30日
公開日(公表日): 1993年08月13日
要約:
【要約】【目的】 記憶装置の領域不足が原因するバッチジョブの異常終了を防止する。【構成】 主制御装置1、記憶領域不足の生じたバッチジョブを検出する手段2、前記バッチジョブを中断する手段3、領域の空いている他の記憶装置を調査する手段4、バッチジョブのデータなどを他の記憶装置に移動する手段5、前記バッチジョブを再開する手段6と、記憶装置Aと記憶装置Bとからなる記憶装置7とから構成される。
請求項(抜粋):
少なくとも2個の記憶装置を備え、少なくとも2個のバッチジョブが同時に実行するコンピュータであって、主制御装置に、記憶領域不足の生じたバッチジョブを検出する手段と、前記バッチジョブの処理を中断する手段と、他の領域の空いている記憶装置を調査する手段と、前記バッチジョブのデータ等を前記領域の空いている記憶装置に移動する手段と、前記バッチジョブを再開する手段を備えたことを特徴とするコンピュータのオペレーティングシステム。
IPC (2件):
G06F 9/46 340 ,  G06F 12/00 501
引用特許:
審査官引用 (1件)
  • 特開昭59-091680

前のページに戻る