特許
J-GLOBAL ID:200903003496305137

高速パターンアドレス発生回路

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平6-027283
公開番号(公開出願番号):特開平7-218601
出願日: 1994年01月31日
公開日(公表日): 1995年08月18日
要約:
【要約】【目的】 ICテスタにおける、パターンアドレスを高速に発生する。【構成】パターンアドレス発生回路10とバッファ回路11を複数個持ち、個々のパターンアドレス発生回路から間欠的に発生するパターンアドレスをバッファ回路11に書き込み、各々のバッファ回路11の出力をセレクタ15で切り替えて読むことにより、連続したパターンアドレス得る。
請求項(抜粋):
ランダムパターンアドレスを発生する複数個のパターンアドレス発生回路(10)と、おのおののランダムパターンアドレス発生回路(10)の出力を書き込むランダムパターン発生回路(10)と同数のバッファ回路(11)と、それぞれのバッファ回路(11)から読みだした出力を入力とするセレクタ(15)と、システムクロック(16)を入力し、セレクタ(15)の選択信号および、パターンアドレス発生回路(10)の出力タイミングを作る分周器とを備え、システムクロック(16)により一つのバッファ回路(11)の内容を読み出すごとにセレクタ(15)入力を切り換えセレクタ(15)から高速パターンアドレスを出力することを特徴とする高速パターンアドレス発生回路。
引用特許:
審査官引用 (12件)
  • 特開平4-213212
  • 特開昭64-069973
  • 特開昭59-191657
全件表示

前のページに戻る