特許
J-GLOBAL ID:200903003561618598

2画面表示テレビジョン受信機及び2画面処理回路

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平4-205940
公開番号(公開出願番号):特開平6-030351
出願日: 1992年07月09日
公開日(公表日): 1994年02月04日
要約:
【要約】【目的】 回路規模が小さく、画質の劣化がない2画面表示テレビジョン受信機を提供する。【構成】 メモリ制御部3は映像信号a,bを画像メモリ1,2に書き込むよう制御する。また、メモリ制御部3は、画像メモリ1及び2からそれぞれの走査線内で交互に書き込み速度の2倍の速度で映像信号a,bを読み出し、かつ、1本の走査線上に圧縮された映像信号a,bを配列し、左右に2画面が並列表示となる合成信号cを出力するように制御する。選択部4は映像信号a,b及び合成信号cを選択して信号dを出力する。この信号dは表示部5に画面表示される。表示部5に合成信号cを表示する際には、システム制御部6は垂直走査の振幅を縮小するよう表示部5を制御する。
請求項(抜粋):
第1の映像信号による画像と第2の映像信号による画像を同時に左右並列に表示する2画面表示テレビジョン受信機であって、前記第1の映像信号を蓄積する第1の画像メモリと、前記第2の映像信号を蓄積する第2の画像メモリと、前記第1及び第2の映像信号をそれぞれ前記第1及び第2の画像メモリに書き込むと共に、前記第1及び第2の画像メモリに書き込まれた前記第1及び第2の映像信号をそれぞれの走査線内で交互に書き込み速度の2倍の速度で読み出して合成信号を出力するよう制御するメモリ制御部と、前記第1の映像信号と前記第2の映像信号と前記合成信号とが入力され、これらの入力信号を選択して出力する選択部と、前記選択部より出力される信号を画面表示する表示部と、前記メモリ制御部と前記選択部と前記表示部とを制御するシステム制御部とを備え、前記システム制御部は、前記合成信号が前記第1及び第2の映像信号による2つの画像が前記表示部上で所定の左右配置となるよう前記メモリ制御部を制御すると共に、前記合成信号を出力するよう前記選択部を制御した際には、前記表示部における垂直走査の振幅を縮小することにより表示画像の真円率を保持するよう前記表示部を制御することを特徴とする2画面表示テレビジョン受信機。
IPC (3件):
H04N 5/45 ,  H04N 5/265 ,  H04N 5/66

前のページに戻る