特許
J-GLOBAL ID:200903003648608785

ソフトウェア開発支援装置

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦
公報種別:公開公報
出願番号(国際出願番号):特願平6-176729
公開番号(公開出願番号):特開平8-044588
出願日: 1994年07月28日
公開日(公表日): 1996年02月16日
要約:
【要約】【目的】シ-ケンシャルな成立条件の繰り返しをトリガの発生条件とする。【構成】イベントトリガ回路は、シ-ケンシャルパスカウンタ30を備える。シ-ケンシャルパスカウンタ30は、レジスタ10及びダウンカウンタ11から構成される。シ-ケンシャルパスカウンタ30は、第1の成立条件を検出し、かつ、この第1の成立条件を検出したことを条件に第2の成立条件が成立したとき、その回数を計数する装置である。シ-ケンシャルパスカウンタ30でカウントされた計数値が所定の値となったとき、トリガ信号を発生する。そして、第2の成立条件を検出した際に、第1の成立条件を検出するコンパレ-タ1,2、制御ゲ-ト3,4、ダウンカウンタ8,9を初期化して検出待機状態とする。
請求項(抜粋):
第1の成立条件を検出する手段と、前記第1の成立条件を検出したことを条件として第2の成立条件を検出する手段と、前記第2の成立条件が成立した回数を計数する手段と、計数値が所定値になったときトリガ信号を発生する手段とを備え、前記第2の成立条件を検出した際に前記第1の成立条件を検出する手段を初期化して検出待機状態にすることを特徴とするソフトウェア開発支援装置。
IPC (2件):
G06F 11/28 315 ,  G06F 9/46 310

前のページに戻る