特許
J-GLOBAL ID:200903003695483508

キャッシュ記憶装置

発明者:
出願人/特許権者:
代理人 (1件): 小川 勝男
公報種別:公開公報
出願番号(国際出願番号):特願平11-069572
公開番号(公開出願番号):特開2000-267938
出願日: 1999年03月16日
公開日(公表日): 2000年09月29日
要約:
【要約】【課題】キャッシュ記憶装置と、主記憶装置を備えたデータ処理装置において、命令フェッチによるメモリアクセスおよびオペランドフェッチによるメモリアクセスなど、用途が異なるメモリアクセスが数種類混在する場合のキャッシュメモリ制御方法に関し、キャッシュメモリの使用効率を向上させる。【解決手段】メモリアクセス種間の優先順位情報と、アクセス履歴情報と、メモリアクセスの種類を示すメモリアクセス情報とに基づいて、追い出しエントリを決定する制御回路を具備する。
請求項(抜粋):
データとタグを保持するメモリアレイ部と、アクセスデータのヒット/ミス判定手段と、キャッシュの各登録エントリ毎のアクセス履歴情報を保持・更新する手段を少なくとも具備し、前記アクセス履歴情報に基づいてキャッシュエントリの追い出し制御を行い、用途が異なるメモリアクセスが複数個存在することを特徴とするキャッシュ記憶装置において、メモリアクセス種間の優先順位情報と、前記アクセス履歴情報と、メモリアクセスの種類を示すメモリアクセス情報とに基づいて、追い出しエントリを決定する制御回路を具備することを特徴とするキャッシュ記憶装置。
IPC (2件):
G06F 12/12 ,  G06F 12/08
FI (3件):
G06F 12/12 F ,  G06F 12/12 A ,  G06F 12/08 W
Fターム (11件):
5B005JJ13 ,  5B005KK12 ,  5B005LL01 ,  5B005LL11 ,  5B005MM01 ,  5B005NN01 ,  5B005NN31 ,  5B005QQ02 ,  5B005QQ04 ,  5B005SS12 ,  5B005VV04

前のページに戻る