特許
J-GLOBAL ID:200903003728261409
可変長パケット遅延装置
発明者:
,
出願人/特許権者:
代理人 (1件):
石田 敬 (外4名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-119746
公開番号(公開出願番号):特開2001-308908
出願日: 2000年04月20日
公開日(公表日): 2001年11月02日
要約:
【要約】【課題】 可変長パケット遅延装置において、滞留するパケットの数の管理を不要にし、ポインタの管理を容易にする。【解決手段】 デュアルポートメモリ22をそれぞれがFIFOを構成する複数のバンクに区切り、各バンクにパケットの長さに依らず1パケットずつ格納する。
請求項(抜粋):
所定の滞留時間内に入力されるデータと等しいかそれよりも大きい容量をそれぞれが有する複数のFIFOと、可変長パケットのデータを該複数のFIFOの1つに入力し、該可変長パケットの次に入力される可変長パケットのデータは該複数のFIFOの他の1つに入力する制御を行なうFIFO管理部とを具備する可変長パケット遅延装置。
Fターム (11件):
5K030GA05
, 5K030HA08
, 5K030HB28
, 5K030HC01
, 5K030HD03
, 5K030KA03
, 5K030KA12
, 5K030KX02
, 5K030KX12
, 5K030LE03
, 5K030MA13
前のページに戻る