特許
J-GLOBAL ID:200903003934599459

画像表示装置

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平7-184407
公開番号(公開出願番号):特開平9-034400
出願日: 1995年07月20日
公開日(公表日): 1997年02月07日
要約:
【要約】【課題】 表示器(PDPパネル)に表示不可能なフレーム周期の信号のフレーム周期を変換し、PDPパネルに正常な階調の画像を表示する。【解決手段】 映像信号1をA/D変換部4でディジタル信号に変換し、フレームメモリ5に入力し、書込制御部7よりの書込制御信号gにより書込む。書込制御部は、クロック・水平PLL回路6で生成されるH-sync2に同期したクロックaとH-syncbとV-sync3とにより書込制御を行う。入力信号のフレーム周期がPDPパネル10で表示可能なフレーム周期より短い場合、スイッチ11をオフし、クロック・水平PLL・垂直PLL回路8で自走によりクロックcを生成し、H-syncd、V-synceを生成し、これらにより読出制御部9を介してフレームメモリの画像データを読出すと共にPDPパネルを駆動し表示する。
請求項(抜粋):
映像データの書込みおよび読出しを非同期で行えるメモリと、映像データと共に入力される水平同期信号に同期した書込みクロックおよび内部水平同期信号を生成するクロック・水平PLL回路と、クロック・水平PLL回路よりの信号および前記映像データと共に入力される垂直同期信号により前記メモリの書込みを制御する書込制御部と、読出しクロック、内部水平同期信号および内部垂直同期信号を生成するクロック・水平PLL・垂直PLL回路と、クロック・水平PLL・垂直PLL回路よりの信号により前記メモリの読出しを制御する読出制御部とからなり、前記クロック・水平PLL・垂直PLL回路よりの信号に基づいて表示器を制御し、前記メモリより読出された映像データに基づいて表示するようにした画像表示装置。
IPC (2件):
G09G 3/28 ,  H04N 5/66 101
FI (2件):
G09G 3/28 K ,  H04N 5/66 101 B

前のページに戻る