特許
J-GLOBAL ID:200903003952183570

シリーズレギュレータ

発明者:
出願人/特許権者:
代理人 (1件): 大田 優
公報種別:公開公報
出願番号(国際出願番号):特願平10-076433
公開番号(公開出願番号):特開平11-259152
出願日: 1998年03月11日
公開日(公表日): 1999年09月24日
要約:
【要約】【課題】 本発明の課題は、複数の入力電圧から一つの出力電圧を得るようにしてあり、入力電圧と出力電圧の差を小さくすると共に、出力電圧の切り換え時の変動を小さくできるシリーズレギュレータを提供することにある。【解決手段】 入力端子1、2と出力端子3間に直列接続されているトランジスタQ1、Q2のいずれかを共通の誤差増幅回路5により制御することにより、出力電圧が得られる。入力端子と出力端子3間の電圧降下は、直列接続されるトランジスタQ1又はトランジスタQ2だけによって生ずるので入力電圧と出力電圧の差は小さくなり、また共通の誤差増幅回路5の出力により該トランジスタQ1、Q2を制御することにより出力電圧の切り換え時の変動を小さくできる。
請求項(抜粋):
複数の入力端子と一つの出力端子を有しており、各入力端子と出力端子間には夫々トランジスタが直列接続され、出力電圧に対応する電圧と基準電圧が共通の誤差増幅回路で比較され、該誤差増幅回路の出力によりいずれかの該トランジスタが制御されることを特徴とするシリーズレギュレータ。
IPC (2件):
G05F 1/56 310 ,  G05F 1/56
FI (2件):
G05F 1/56 310 M ,  G05F 1/56 310 K
引用特許:
審査官引用 (2件)
  • 特開昭53-016847
  • 特開昭53-016847

前のページに戻る