特許
J-GLOBAL ID:200903003953448453

キャッシュシステム及びその操作方法

発明者:
出願人/特許権者:
代理人 (1件): 筒井 大和
公報種別:公開公報
出願番号(国際出願番号):特願2000-026068
公開番号(公開出願番号):特開2000-242558
出願日: 2000年02月03日
公開日(公表日): 2000年09月08日
要約:
【要約】【課題】 電力消費とハードウエア要件とを低減する。【解決手段】 キャッシュシステムは多重レベルのキャッシュ構成を有する。L1キャッシュ18は外部メモリから命令を受け取る。L0キャッシュ20は第1設定数L0のキャッシュラインを有する。補助キャッシュ22はビクティムキャッシュとプリフェッチキャッシュを有する。ビクティムキャッシュは第2設定数VC、プリフェッチキャッシュは第3設定数PCのキャッシュラインを備える。ビクティムキャッシュはL0キャッシュから、プリフェッチキャッシュはL1キャッシュから命令を受け取る。ビクティムフィルタは第4設定数VFのアドレスを格納し、VFはL0キャッシュとキャッシュ書き込み回数との関数である。L0キャッシュ及びビクティムキャッシュへのキャッシュ書き込み回数が補助キャッシュを使用せずにL0キャッシュを使用することによって低減される。
請求項(抜粋):
外部メモリからの命令を受け取り、格納するためのL1キャッシュと、前記L1キャッシュからの命令を受け取って格納するため第1設定数L0のキャッシュラインを有するL0キャッシュと、第2設定数VCのキャッシュラインを具備して前記L0キャッシュからの命令を受け取るビクティムキャッシュ、及び、第3設定数PCのキャッシュラインを具備して前記L1キャッシュからの命令を受け取るプリフェッチキャッシュを有する補助キャッシュと、第4設定数VFのアドレスを格納したビクティムフィルタとを備え、前記第4設定数VFが前記第1設定数L0とキャッシュ書き込み回数との関数であり、前記L0キャッシュ及び前記ビクティムキャッシュへのキャッシュ書き込み回数が、前記補助キャッシュを除いて前記L0キャッシュを使用することによって低減されたことを特徴とするキャッシュシステム。
FI (3件):
G06F 12/08 F ,  G06F 12/08 C ,  G06F 12/08 D

前のページに戻る