特許
J-GLOBAL ID:200903004053306854

表示装置、回路基板、回路基板の製造方法

発明者:
出願人/特許権者:
代理人 (1件): 稲葉 良幸 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-167555
公開番号(公開出願番号):特開2000-356963
出願日: 1999年06月14日
公開日(公表日): 2000年12月26日
要約:
【要約】【課題】 画素間および画面全体の輝度ムラを生じない表示装置の回路配置や製造方法を提供する。【解決手段】 電界発光層の電源となる給電配線203と電界発光層に電流を供給するための画素電極205との間に薄膜トランジスタ12を備える。薄膜トランジスタ12は、ゲート電極202が長手に形成されている。また、画素電極205と接続するための第1のコンタクトホール303が長手に形成され、給電配線203と接続するための第2のコンタクトホール304が長手に形成されている。これらゲート電極202とコンタクトホール303および304は、長手方向が平行になっており、キャリアの流れる方向と長手方向と直角をなしている。このため引出配線無しで最短距離で均一に電流を電界発光素子10に供給可能になっている。
請求項(抜粋):
電流が供給されることによって発光する電界発光層を備える表示装置において、発光層の電源となる配線と発光層に電流を供給するための画素電極との間に能動素子を備え、前記能動素子と前記画素電極とを接続する第1のコンタクトホールが長手に形成されていることを特徴とする表示装置。
IPC (5件):
G09F 9/30 365 ,  H01L 29/786 ,  H01L 21/336 ,  H05B 33/08 ,  H05K 1/11
FI (5件):
G09F 9/30 365 C ,  H05B 33/08 ,  H05K 1/11 N ,  H01L 29/78 616 S ,  H01L 29/78 627 G
Fターム (68件):
3K007AB02 ,  3K007AB06 ,  3K007BA06 ,  3K007BB07 ,  3K007CA01 ,  3K007CB01 ,  3K007CC00 ,  3K007DA01 ,  3K007DB03 ,  3K007EB00 ,  3K007FA01 ,  3K007FA02 ,  5C094AA04 ,  5C094AA23 ,  5C094AA48 ,  5C094AA55 ,  5C094BA03 ,  5C094BA29 ,  5C094CA19 ,  5C094DA13 ,  5C094DB01 ,  5C094DB04 ,  5C094EA04 ,  5C094EA05 ,  5C094EA07 ,  5C094EB02 ,  5C094FA01 ,  5C094FA02 ,  5C094FB12 ,  5C094GB10 ,  5E317AA11 ,  5E317AA25 ,  5E317BB01 ,  5E317BB11 ,  5E317BB16 ,  5E317BB17 ,  5E317CC17 ,  5E317CD32 ,  5E317GG11 ,  5F110BB01 ,  5F110BB02 ,  5F110CC02 ,  5F110DD02 ,  5F110DD03 ,  5F110EE02 ,  5F110EE03 ,  5F110EE04 ,  5F110FF01 ,  5F110FF02 ,  5F110FF03 ,  5F110GG02 ,  5F110GG13 ,  5F110GG25 ,  5F110GG45 ,  5F110HJ13 ,  5F110HL02 ,  5F110HL03 ,  5F110HL04 ,  5F110HL07 ,  5F110HL14 ,  5F110NN02 ,  5F110NN23 ,  5F110NN24 ,  5F110NN27 ,  5F110PP03 ,  5F110PP05 ,  5F110PP24 ,  5F110QQ11
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る