特許
J-GLOBAL ID:200903004116916887

可変遅延回路

発明者:
出願人/特許権者:
代理人 (1件): 前田 実
公報種別:公開公報
出願番号(国際出願番号):特願平7-141701
公開番号(公開出願番号):特開平8-335861
出願日: 1995年06月08日
公開日(公表日): 1996年12月17日
要約:
【要約】【目的】 デューティ劣化の少ない可変遅延回路を提供する。【構成】 可変遅延回路1は、直列に接続された第1段から第n段まで(nは偶数)の反転バッファ31,...,3nと、偶数番目の反転バッファ32,34,...,3nのそれぞれの出力端bに接続されたスイッチ回路51,...,5n/2と、これらスイッチ回路51,...,5n/2のいずれか一つを選択し、選択されたスイッチ回路から信号I1を出力させるアップダウンカウンタ回路7とを有する。また、この可変遅延回路1は、奇数番目の反転バッファ31,33,...,5n-1のそれぞれの出力端bに接続され、スイッチ回路51,...,5n/2と等価な負荷を持つ負荷回路61,...,6n/2を有する。
請求項(抜粋):
信号を遅延させる機能を持ち、直列に接続された多段の反転バッファと、偶数番目の反転バッファのそれぞれの出力端に接続されたスイッチ回路と、前記スイッチ回路のいずれか一つを選択し、選択されたスイッチ回路から前記偶数番目の反転バッファの出力端の信号に基づく信号を出力させる選択回路と、を有する可変遅延回路において、奇数番目の反転バッファのそれぞれの出力端に接続され、前記スイッチ回路と等価な負荷を持つ負荷回路を備えたことを特徴とする可変遅延回路。
IPC (2件):
H03K 5/13 ,  H04L 7/02
FI (2件):
H03K 5/13 ,  H04L 7/02 Z

前のページに戻る