特許
J-GLOBAL ID:200903004687882165

マルチ画面表示装置

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平9-339966
公開番号(公開出願番号):特開平11-177884
出願日: 1997年12月10日
公開日(公表日): 1999年07月02日
要約:
【要約】【課題】 マルチ画面の主画面の同期が乱れても副画面の同期が乱されないようにする。【解決手段】 チューナ1で主画面となる放送を受信し、デコーダ2で分離した映像信号を縮小部3で主画面サイズに縮小し、PLL7よりの信号で書込制御部8によりフレームメモリ4に書込み、チューナ11で副画面となる複数の放送を順次受信し、デコーダ12で分離した映像信号をそれぞれ縮小部13で副画面サイズに縮小し、PLL15よりの信号で書込制御部16によりフレームメモリ14の所要位置に書込む。デコーダ2よりのHD(垂直同期信号)を基にPLL9でクロック、HD、VDを生成し、これらの信号を用いて読出制御部10によりフレームメモリ4の信号を、読出制御部17によりフレームメモリ14の信号を読出し、合成部5で合成し、表示部6にマルチ画面を表示する。
請求項(抜粋):
テレビジョン放送を受信するチューナとチューナからの信号をデコードするデコーダとを2組有し、第1のチューナで主画面となる放送を受信し、第1のデコーダよりの映像信号を第1縮小部で所要サイズに縮小し、第1のデコーダで分離された水平同期信号を基に第1PLL回路で生成されるクロックと、水平同期信号および第1のデコーダよりの垂直同期信号とにより第1書込制御部を介し第1フレームメモリに書込み、第2のチューナを所要の時間間隔で切換えて副画面となる複数の放送を受信し、第2のデコーダよりの各映像信号を第2縮小部でそれぞれ所要サイズに縮小し、第2のデコーダで分離された水平同期信号を基に第2PLL回路で生成されるクロックと、水平同期信号および第2のデコーダよりの垂直同期信号とにより第2書込制御部を介し第2フレームメモリの所要位置にそれぞれ書込み、前記第1フレームメモリより第1読出制御部を介して読出した映像信号、および第2フレームメモリより第2読出制御部を介して読出した映像信号を合成部で合成し表示部によりマルチ画面を表示するものにおいて、前記第1のデコーダよりの垂直同期信号を基にクロックと、水平同期信号および垂直同期信号とを生成する第3PLL回路を設け、第3PLL回路よりのクロックと、水平同期信号および垂直同期信号とにより第2読出制御部を介し前記第2フレームメモリより映像信号の読出しを行うようにしたマルチ画面表示装置。
IPC (5件):
H04N 5/265 ,  G09G 5/00 550 ,  G09G 5/00 ,  G09G 5/14 ,  H04N 5/45
FI (5件):
H04N 5/265 ,  G09G 5/00 550 P ,  G09G 5/00 550 R ,  G09G 5/14 E ,  H04N 5/45

前のページに戻る