特許
J-GLOBAL ID:200903005096577629

信号処理回路

発明者:
出願人/特許権者:
代理人 (1件): 原 謙三
公報種別:公開公報
出願番号(国際出願番号):特願平6-140103
公開番号(公開出願番号):特開平8-008745
出願日: 1994年06月22日
公開日(公表日): 1996年01月12日
要約:
【要約】【構成】 アナログ電圧をディジタルデータに変換するA/D変換器14、24と、A/D変換器14の+Vref と-Vref を設定するD/A変換器17と、A/D変換器14で得られたディジタルデータを記憶するデータ記憶部21と、データ記憶部21に記憶されたディジタルデータに対応した電圧より低く、かつ、D/A変換器17により設定された-Vref よりも高い電圧にA/D変換器24の-Vref を設定し、データ記憶部21に記憶されたディジタルデータに対応した電圧より高く、かつ、D/A変換器17により設定された+Vref よりも低い電圧にA/D変換器24の上限基準電圧+Vref を設定するD/A変換器23、27とが設けられている信号処理回路。【効果】 低コストで高分解能の信号処理回路を実現できる。
請求項(抜粋):
直線状に並んだ複数の受光素子からなるラインセンサーで原稿を読み取ることにより得られたアナログ電圧をディジタルデータに変換し、出力する信号処理回路であって、アナログ電圧をディジタルデータに変換する第1および第2のA/D変換器と、第1のA/D変換器の下限基準電圧および上限基準電圧を設定する第1の基準電圧設定手段と、第1のA/D変換器で得られたディジタルデータを記憶するデータ記憶部と、データ記憶部に記憶されたディジタルデータに対応した電圧より低く、かつ、第1の基準電圧設定手段により設定された下限基準電圧よりも高い電圧に第2のA/D変換器の下限基準電圧を設定し、データ記憶部に記憶されたディジタルデータに対応した電圧より高く、かつ、第1の基準電圧設定手段により設定された上限基準電圧よりも低い電圧に第2のA/D変換器の上限基準電圧を設定する第2の基準電圧設定手段とが設けられており、第2のA/D変換器で得られたディジタルデータを出力することを特徴とする信号処理回路。
IPC (4件):
H03M 1/10 ,  G06T 1/00 ,  H03M 1/18 ,  H04N 1/40
FI (2件):
G06F 15/64 400 P ,  H04N 1/40 103 B
引用特許:
審査官引用 (8件)
  • 特開昭59-119921
  • 特開昭55-145431
  • 特開昭58-104524
全件表示

前のページに戻る