特許
J-GLOBAL ID:200903005099854941

AD変換器

発明者:
出願人/特許権者:
代理人 (1件): 岩橋 文雄 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-056518
公開番号(公開出願番号):特開2000-252825
出願日: 1999年03月04日
公開日(公表日): 2000年09月14日
要約:
【要約】【課題】 従来のAD変換器では、低消費電力化のため待機時に一部回路を止めてしまうという手法があるが、その分変換精度が低くなることや電力消費量の低減効果が待機時のみ有効であることなどの制限があり、低消費電力と精度保証の両方を満たすことができない。【解決手段】 AD変換器に対して基準電圧とアナログ信号との変位電圧を演算させる減算回路306を追加し、基準電圧として保持していたアナログ信号を用いる。この変位電圧を下位ビット変換用のAD変換部312のみで変換し、かつ使用しない変換部340の動作を停止させる動作モードを設け、アナログ・デジタル変換を行う。
請求項(抜粋):
少なくともアナログ入力信号と基準電圧との減算を行い、第一の内部生成信号を生成する第一の減算回路と、前記アナログ入力信号をアナログ・デジタル変換する第一のAD変換部と、前記第一のAD変換部のデジタル信号をデジタル・アナログ変換するDA変換部と、前記アナログ入力信号と第一のDA変換部のアナログ信号との減算を行い第二の内部生成信号を生成する第二の減算回路と、前記第一の内部生成信号と前記第二の内部生成信号のうち一方のアナログ信号を選択する選択手段と、前記選択手段により選択されたアナログ信号をアナログ・デジタル変換する第二のAD変換部と、前記第一のAD変換部のデジタル信号と前記第二のAD変換部のデジタル信号と基準デジタル値とを加算する加算器とを備えたAD変換器。
IPC (2件):
H03M 1/14 ,  H03M 1/16
FI (2件):
H03M 1/14 A ,  H03M 1/16 A
Fターム (10件):
5J022AA14 ,  5J022BA01 ,  5J022BA06 ,  5J022CA10 ,  5J022CB06 ,  5J022CD04 ,  5J022CF01 ,  5J022CF02 ,  5J022CF08 ,  5J022CG01

前のページに戻る