特許
J-GLOBAL ID:200903005233776103

コンフィギュレーション方式

発明者:
出願人/特許権者:
代理人 (1件): 志賀 富士弥 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-142529
公開番号(公開出願番号):特開2002-342085
出願日: 2001年05月14日
公開日(公表日): 2002年11月29日
要約:
【要約】【課題】 プロセッサやROMを使ってFPGA/PLDにプログラムを書込むのでは、起動時およびリスタート時に書込む負担が大きい。【解決手段】 外部のホストコンピュータからインタフェース13を通して送信されるプログラムデータをプロセッサ6によってフラッシュROM12に書込んでおき、このデータをプロセッサ6のJTAG機能によりFPGA/PLD7に書込む。ホストコンピュータ側から送信するデータおよびコンフィギュレーション開始指令は、イーサネット(登録商標)経由、携帯型電話回線経由、一般電話回線経由、構内電話回線経由、通信回線経由、IEEE1394経由、USB経由、BlueTooth経由のいずれか1つとする。
請求項(抜粋):
FPGAまたはPLDと同じプリント基板に設けられるプロセッサを用い、JTAG機能により該FPGAまたはPLDにプログラムをデータとして書込むコンフィギュレーション方式であって、前記FPGAまたはPLDと同じプリント基板に設けられ、外部のホストコンピュータから送信される前記データが前記プロセッサによって書込まれるフラッシュROMを備え、前記プロセッサは、前記ホストコンピュータから送信されるコンフィギュレーション開始指令により前記フラッシュROMに書込まれた前記データを起動時およびリスタート時に前記FPGAまたはPLDに書込むことを特徴とするコンフィギュレーション方式。
IPC (3件):
G06F 9/445 ,  G06F 11/00 ,  G06F 13/00 530
FI (4件):
G06F 13/00 530 A ,  G06F 9/06 610 A ,  G06F 9/06 630 A ,  G06F 9/06 640 A
Fターム (2件):
5B076BB06 ,  5B076EB02

前のページに戻る