特許
J-GLOBAL ID:200903005383626045

メモリシステム

発明者:
出願人/特許権者:
代理人 (1件): 玉村 静世
公報種別:公開公報
出願番号(国際出願番号):特願2007-240508
公開番号(公開出願番号):特開2007-328825
出願日: 2007年09月18日
公開日(公表日): 2007年12月20日
要約:
【課題】OSの暴走などによるシステム上流側での異常によっても記憶情報が書換えられ難くする。【解決手段】所定の物理アドレス単位にデータ記憶領域(2B)とその管理領域(2A)とを有する不揮発性記憶手段(2)は、所定の物理アドレスにアクセスプロテクト定義テーブル(TLB)を有し、このテーブルはデータ記憶領域のアクセス可否を物理アドレスに関連付けて定義するアクセス属性情報を有する。データ記憶領域に対する書換えをアドレスに関連付けて定義するアクセス属性情報をメモリシステムそれ事態が保有して書換えや読み出しに対するアクセスプロテクト機能を実現するから、メモリシステムを管理し若しくは周辺回路として制御するホスト装置に異常があっても、アクセスプロテクト機能は維持される。【選択図】図1
請求項(抜粋):
所定の物理アドレス単位にデータ記憶領域とその管理領域とを有する不揮発性記憶手段と、メモリシステムの外部から与えられる要求に応答して前記不揮発性記憶手段に対するアクセス制御を行う制御手段とを有し、 前記不揮発性記憶手段は、所定の物理アドレスにアクセスプロテクト定義テーブルを有し、このテーブルはデータ記憶領域のアクセス可否を物理アドレスに関連付けて定義するアクセス属性情報を有し、 前記アクセス制御手段は、メモリシステムの外部から指示されるアクセス属性情報の変更要求に応答して前記アクセスプロテクト定義テーブルを書換え可能であることを特徴とするメモリシステム。
IPC (1件):
G06F 21/02
FI (1件):
G06F12/14 510C
Fターム (4件):
5B017AA02 ,  5B017AA03 ,  5B017BA04 ,  5B017CA12
引用特許:
審査官引用 (8件)
  • 特開昭62-159295
  • 特開昭62-159295
  • 特開平3-126145
全件表示

前のページに戻る