特許
J-GLOBAL ID:200903005387853780
電子回路およびこれを用いた半導体装置
発明者:
出願人/特許権者:
代理人 (1件):
薄田 利幸
公報種別:公開公報
出願番号(国際出願番号):特願平6-018044
公開番号(公開出願番号):特開平7-226557
出願日: 1994年02月15日
公開日(公表日): 1995年08月22日
要約:
【要約】【目的】 直流レベルを可変するバイアス回路の影響を無くして、立ち上がり、立ち下がり時間の高速な出力信号を出力する出力回路を得る。【構成】 一対の電界効果トランジスタJ1,J2は、ソース端子が共通に接続されて電流源I1を介して電源電圧VSSに接続される。各ドレイン端子は、負荷抵抗RL1、RL2の一端にそれぞれ接続されると共に出力端子OUT1,OUT2に接続される。各負荷抵抗の他端と接地電位GNDとの間に、容量C1と抵抗R3の並列接続からなる付加回路32が共通に接続される。この付加回路と負荷抵抗との接続部分に直流レベル調整用の電界効果トランジスタJ3を接続する。【効果】 直流レベル調整用トランジスタJ3のゲート-ドレイン間容量が出力信号に付加されない。
請求項(抜粋):
差動増幅回路と、差動増幅回路の出力端子の直流電位を調整するレベル調整回路からなり、この差動増幅回路の各負荷抵抗から出力信号を取り出す電子回路において、差動増幅回路の少なくとも一方の負荷抵抗の出力端子と異なる端子にレベル調整回路の一端を接続し、他端に電圧を印加する電圧源を接続配置したことを特徴とする電子回路。
IPC (8件):
H01S 3/10
, G02F 1/01
, H03F 3/345
, H03K 5/02
, H03K 17/04
, H03K 17/60
, H03K 17/687
, H03K 19/0185
FI (3件):
H03K 17/60 H
, H03K 17/687 H
, H03K 19/00 101 B
前のページに戻る