特許
J-GLOBAL ID:200903005422822663
デジタルデータ伝送回路
発明者:
出願人/特許権者:
代理人 (2件):
作田 康夫
, 井上 学
公報種別:公開公報
出願番号(国際出願番号):特願2004-024995
公開番号(公開出願番号):特開2005-217999
出願日: 2004年02月02日
公開日(公表日): 2005年08月11日
要約:
【課題】低電圧・低電力動作の高速データ伝送回路を提供する。【解決手段】ブリッジ形の差動スイッチ回路をドライバ回路の基本とし、それを2ケ使用し、一方をメインドライバに、他方をプリエンファシス用ドライバとし、差動出力端子を共有したドライバ回路、伝送線路、および伝送線路の特性インピーダンスに整合した終端抵抗により、伝送線路とのインピーダンス整合およびプリエンファシス機能を有するデータ伝送回路を構成する。【選択図】図1
請求項(抜粋):
1対のデジタルデータ差動入力端子と1対の差動出力端子とを有する出力ドライバ回路と、
上記1対の差動出力端子に接続された1対の伝送線路と、
上記1対の伝送線路の終端の間に設けられた終端抵抗とを具備して成り、
上記出力ドライバ回路は、
正電源にソース端子が接続されたP型トランジスタと、接地電源にソース端子が接続されたN型トランジスタとのドレイン同士およびゲート同士が接続された回路を2組有して成る差動対と、
上記差動対の2つのドレイン端子に接続された1対の抵抗とを含んで成り、
上記1対のデジタルデータ差動入力端子は上記差動対のゲート端子に接続され、上記1対の差動出力端子は上記1対の抵抗の上記ドレイン端子とは反対側の端子に接続されていることを特徴とするデジタルデータ伝送回路。
IPC (2件):
FI (4件):
H04L25/02 S
, H04L25/02 V
, H03K19/00 101F
, H03K19/00 101Q
Fターム (24件):
5J056AA04
, 5J056AA40
, 5J056BB02
, 5J056BB17
, 5J056BB18
, 5J056CC00
, 5J056CC01
, 5J056CC05
, 5J056DD00
, 5J056DD13
, 5J056DD29
, 5J056EE06
, 5J056EE08
, 5J056EE15
, 5J056FF07
, 5J056FF09
, 5J056GG09
, 5J056KK01
, 5K029AA03
, 5K029BB03
, 5K029CC01
, 5K029DD28
, 5K029GG07
, 5K029JJ08
前のページに戻る