特許
J-GLOBAL ID:200903005444796330

RAMチェック方法

発明者:
出願人/特許権者:
代理人 (1件): 井桁 貞一
公報種別:公開公報
出願番号(国際出願番号):特願平3-324944
公開番号(公開出願番号):特開平5-158804
出願日: 1991年12月10日
公開日(公表日): 1993年06月25日
要約:
【要約】【目的】 RAMチェック方法に関し、装置が動作中にRAMの全アドレスのビット異常及び異常ビットを有するアドレス及び異常のあったビットの内容も検出出来るRAMチェック方法の提供を目的とする。【構成】 RAM1を有する装置に、マルチタスク方式で主処理の空き時間に動作し実行する時は割込みを禁止するRAMチェック手段2を設け、RAMチェック手段2では、チェックするアドレスの内容を退避させて、チェックするアドレスの全ビットに対しデータを書込み読出して書き込んだデータと比較し異常の有無を検出し、異常であれば異常のあったアドレス及び読出したデータを格納してエラー表示を行い、正常であれば退避させたデータを復元することを、RAM1の全アドレスに渡り行うように構成する。
請求項(抜粋):
RAM(1)を有する装置に、マルチタスク方式で主処理の空き時間に動作し実行する時は割込みを禁止するRAMチェック手段(2)を設け、該RAMチェック手段(2)では、チェックするアドレスの内容を退避させて、チェックするアドレスの全ビットに対しデータを書込み読出して書き込んだデータと比較し異常の有無を検出し、異常であれば異常のあったアドレス及び読出したデータを格納してエラー表示を行い、正常であれば退避させたデータを復元することを、該RAM(1)の全アドレスに渡り行うようにしたことを特徴とするRAMチェック方法。
IPC (2件):
G06F 12/16 310 ,  G11C 29/00 303

前のページに戻る