特許
J-GLOBAL ID:200903005763846218
半導体集積回路装置
発明者:
,
,
,
,
,
,
,
出願人/特許権者:
代理人 (1件):
森岡 正樹
公報種別:公開公報
出願番号(国際出願番号):特願2001-249828
公開番号(公開出願番号):特開2003-060060
出願日: 2001年08月21日
公開日(公表日): 2003年02月28日
要約:
【要約】【課題】本発明は、クロック信号に同期して動作する回路を備えた半導体集積回路装置に関し、LSIの回路配置変更に伴って生じる配線間クロックスキューを容易に最適化することができる半導体集積回路装置を提供することを目的とする。【解決手段】Si基板2上に形成され、クロック信号に同期して動作するクロック動作回路のインバータ66と、SOI構造に形成されたクロックタイミング調整回路のインバータ46と、インバータ66とインバータ46とを電気的に接続するビアホール82とを有するように構成する。
請求項(抜粋):
基板上に形成され、クロック信号に同期して動作するクロック動作回路と、前記クロック動作回路形成層と異なる層に形成されたクロックタイミング調整回路とを有することを特徴とする半導体集積回路装置。
IPC (8件):
H01L 21/822
, H01L 21/8238
, H01L 25/065
, H01L 25/07
, H01L 25/18
, H01L 27/04
, H01L 27/08 331
, H01L 27/092
FI (5件):
H01L 27/08 331 E
, H01L 27/04 D
, H01L 27/04 E
, H01L 27/08 321 G
, H01L 25/08 B
Fターム (27件):
5F038BE07
, 5F038BE09
, 5F038CA03
, 5F038CA04
, 5F038CA05
, 5F038CA10
, 5F038CD06
, 5F038CD09
, 5F038DF01
, 5F038DF16
, 5F038EZ06
, 5F038EZ07
, 5F038EZ11
, 5F038EZ20
, 5F048AB04
, 5F048AB10
, 5F048AC03
, 5F048BA02
, 5F048BA16
, 5F048BB05
, 5F048BF01
, 5F048BF12
, 5F048BF15
, 5F048BF16
, 5F048CB01
, 5F048CB03
, 5F048CB04
前のページに戻る