特許
J-GLOBAL ID:200903006221884810

プリンタ

発明者:
出願人/特許権者:
代理人 (1件): 小鍜治 明 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-133314
公開番号(公開出願番号):特開平5-318805
出願日: 1992年05月26日
公開日(公表日): 1993年12月03日
要約:
【要約】【目的】 プリンタの電気的要素であるサーマルヘッド、モータ、センサなどの制御機能を1チップに集積化し、かつ簡易な操作性で高機能な制御を実現する手段を備えたプリンタを提供することを目的とする。【構成】 履歴補正演算部6、パルス時間演算部7、パラレル-シリアル変換部8、通電サイクル制御部15、分割駆動制御部16などから構成されるプリンタの印字ヘッドに送出する通電データの制御部、メカシーケンサ部12、モータ・センサ制御部13などから構成されるプリンタの紙送りモータの制御部、DMA受信制御部3などから構成されるヘッド通電データの受信制御部、各制御部の実行順序を制御する全体制御部11、ヘッド制御処理用メモリ5、モータ制御処理用メモリ10、外部温度とプリンタへの供給電圧を検出するためのA/D変換部14、クロック発生部9、およびデータバス30、制御信号31などで構成されており、この構成により、ホストシステムにおけるプリンタの制御負担を軽減するとともにプリンタの高機能化、プリンタ搭載機器の小型化、低価格化を実現することができる。
請求項(抜粋):
プリンタ制御用集積回路を有し、かつプリンタ制御用集積回路は、プリンタのサーマルヘッドに送出する通電データを外部温度およびプリンタへの供給電圧等に応じて制御する制御部と、プリンタの紙送りモータを制御する制御部と、ホストシステムから送出されるヘッド通電データの受信制御部と、前記各制御部の実行順序を制御する全体制御部と、前記サーマルヘッドへの通電データの制御およびモータ制御を行うために必要なメモリと、前記各制御部および全体制御部の実行のために必要なクロック発生部と、前記各制御部、全体制御部およびメモリと外部との間で各種データおよび信号の転送を行う転送手段とを備えたことを特徴とするプリンタ。
IPC (4件):
B41J 2/36 ,  B41J 2/35 ,  B41J 2/365 ,  B41J 29/38
FI (4件):
B41J 3/20 115 C ,  B41J 3/20 114 C ,  B41J 3/20 115 E ,  B41J 3/20 115 A
引用特許:
審査官引用 (10件)
  • 特開昭62-152886
  • 特開昭62-152886
  • 特開昭62-152886
全件表示

前のページに戻る