特許
J-GLOBAL ID:200903006494573877

フラッシュメモリ

発明者:
出願人/特許権者:
代理人 (1件): 小川 勝男
公報種別:公開公報
出願番号(国際出願番号):特願平4-322898
公開番号(公開出願番号):特開平6-175917
出願日: 1992年12月02日
公開日(公表日): 1994年06月24日
要約:
【要約】【目的】フラッシュEPROMのイレーズ寿命制御を行いながら、格納されたプログラムコードを直接実行可能な制御方式を提供する。【構成】フランシュEPROMチップに、ブロックアドレス変換テーブルと、チップセレクトテーブルを内蔵し、チップに入力されるアドレスをリマップする。また、チップアドレスをデータバスから入力することのより、複数チップのブロック連続性も確保する。【効果】複数のフラッシュEPROMに格納された、プログラムコードを直接実行可能となる。また、ブロック管理情報をシステムメモリや特定のメモリブロックに配置する必要がなく、メモリの使用効率を向上することができる。
請求項(抜粋):
複数個のブロックに分割されメモリブロックを持ち、個々のブロックをイレーズ可能なフラッシュメモリでおいて、ブロックごとにメモリアドレス変換テーブルを持つことを特徴とするフラッシュメモリ。
IPC (2件):
G06F 12/02 570 ,  G11C 16/06

前のページに戻る