特許
J-GLOBAL ID:200903006606489467
表示装置およびその駆動方法並びに表示素子
発明者:
,
,
,
出願人/特許権者:
代理人 (1件):
特許業務法人池内・佐藤アンドパートナーズ
公報種別:公開公報
出願番号(国際出願番号):特願2001-166997
公開番号(公開出願番号):特開2002-072989
出願日: 2001年06月01日
公開日(公表日): 2002年03月12日
要約:
【要約】【課題】 表示装置において、フリッカや輝度傾斜を削減し、かつ映像信号駆動回路ICの低電圧化と水平クロストークの削減を図る。【解決手段】 マトリクス状に配置された複数の画素電極5と、これに接続された薄膜トランジスタ3と、走査電極1と、映像信号電極2と、共通電極4と、対向電極とを有する表示装置において、画素電極と対向電極との間に表示媒質として液晶が挿入されている。この構造において、走査電極-画素電極間容量をCgd、共通電極-画素電極間容量をCst、画素電極に電気的に接続される全容量の総和をCtotで表した場合、αgd=Cgd/Ctot、αst=Cst/Ctotで表されるαgdおよびαstをともに、画面内で給電端から近い部分と遠い部分において異なった値にした。
請求項(抜粋):
マトリクス状に配置された複数の画素電極と、これに接続されたスイッチング素子と、走査電極と、映像信号電極と、共通電極と、対向電極と、前記画素電極と前記対向電極との間に挿入された表示媒質と、前記画素電極と前記共通電極との間に形成された蓄積容量を有する表示装置であって、前記画素電極と前記走査電極との間の走査電極-画素電極間容量をCgdで表し、前記画素電極と前記共通電極との間の共通電極-画素電極間容量をCstで表し、前記画素電極に電気的に接続される全容量の総和をCtotで表した場合、 αgd=Cgd/Ctot,αst=Cst/Ctot ...(式1)で表されるαgdおよびαstをともに、画面内で給電端から近い部分と遠い部分において異なった値にしたことを特徴とする表示装置。
IPC (16件):
G09G 3/36
, G02F 1/133 550
, G02F 1/1368
, G09F 9/30 338
, G09F 9/30 365
, G09F 9/35
, G09G 3/20 611
, G09G 3/20
, G09G 3/20 621
, G09G 3/20 624
, G09G 3/20 642
, G09G 3/20 680
, G09G 3/30
, H05B 33/08
, H05B 33/14
, H05B 33/26
FI (19件):
G09G 3/36
, G02F 1/133 550
, G02F 1/1368
, G09F 9/30 338
, G09F 9/30 365 Z
, G09F 9/35
, G09G 3/20 611 D
, G09G 3/20 611 E
, G09G 3/20 621 B
, G09G 3/20 621 H
, G09G 3/20 621 M
, G09G 3/20 624 B
, G09G 3/20 624 D
, G09G 3/20 642 C
, G09G 3/20 680 G
, G09G 3/30 J
, H05B 33/08
, H05B 33/14 A
, H05B 33/26 Z
Fターム (47件):
2H092JA24
, 2H092JB64
, 2H092JB68
, 2H092JB69
, 2H092NA01
, 2H092NA25
, 2H093NC34
, 2H093NC35
, 2H093ND09
, 2H093ND10
, 2H093ND15
, 3K007AB02
, 3K007AB03
, 3K007AB06
, 3K007EB00
, 3K007GA00
, 5C006BB16
, 5C006BC06
, 5C006BC20
, 5C006EB05
, 5C006FA22
, 5C006FA23
, 5C006FA46
, 5C080AA06
, 5C080AA10
, 5C080BB05
, 5C080DD05
, 5C080DD06
, 5C080DD10
, 5C080DD24
, 5C080FF11
, 5C080JJ02
, 5C080JJ03
, 5C080JJ04
, 5C080JJ05
, 5C080JJ06
, 5C094AA07
, 5C094AA22
, 5C094AA24
, 5C094BA03
, 5C094BA29
, 5C094BA43
, 5C094CA19
, 5C094DB04
, 5C094EA04
, 5C094EA07
, 5C094EB02
引用特許: