特許
J-GLOBAL ID:200903006970415037
狭撃型同期式遅延回路
発明者:
出願人/特許権者:
代理人 (1件):
加藤 朝道
公報種別:公開公報
出願番号(国際出願番号):特願平9-102624
公開番号(公開出願番号):特開平10-285004
出願日: 1997年04月04日
公開日(公表日): 1998年10月23日
要約:
【要約】【課題】単純な論理ゲートで構成され、基本素子の遅延時間を等分した遅延時間を提供する半導体装置の提供。【解決手段】互いに逆向きに配置されたほぼ一定の遅延時間の長さごとに出力端子を有する第1、第2の遅延回路列101、103を有し、第1、第2の遅延回路列101、103のそれぞれ隣接する出力端子の出力が比較器104に接続する。
請求項(抜粋):
信号伝達経路からみて互いに逆向きに配置された、略一定の遅延時間の長さごとに出力端子を有する、第1、第2の遅延信号線を有し、前記第1、第2の遅延信号線のそれぞれ隣接する出力端子の出力が比較器に接続されてなる、ことを特徴とする半導体装置。
IPC (3件):
H03K 5/135
, H03H 11/26
, H03L 7/00
FI (3件):
H03K 5/135
, H03H 11/26 A
, H03L 7/00 B
前のページに戻る