特許
J-GLOBAL ID:200903007378290686

半導体装置

発明者:
出願人/特許権者:
代理人 (1件): 高田 守 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平3-346335
公開番号(公開出願番号):特開平5-182466
出願日: 1991年12月27日
公開日(公表日): 1993年07月23日
要約:
【要約】【目的】 半導体記憶装置のREAD時における出力バッファの動作によるノイズのためにEX.WE入力バッファの誤動作を防止する。【構成】 EX.WEの入力バッファの初段をカットするインターロック信号φW を、出力バッファがイネーブル状態になったときセットされ、EX.OE(QED)あるいはEX.CAS(CASD)により、出力バッファがディゼーブル状態になったときにリセットされるリセットセットフロップフロップ(RS-FF)50の出力信号を用いて構成し、出力がイネーブル状態のときにはEX.WE入力バッファの動作が停止するようにした。
請求項(抜粋):
以下の要素を有する半導体装置(a)信号を入力する入力バッファ、(b)信号を出力する出力バッファ、(c)上記出力バッファから信号の出力が可能なときに上記入力バッファへの信号の入力を禁止するとともに、上記出力バッファから信号の出力が不可能なときに上記入力バッファへの信号の入力を許可する制御手段。
IPC (4件):
G11C 11/413 ,  G11C 11/409 ,  H01L 27/10 301 ,  H01L 27/10 491
FI (3件):
G11C 11/34 J ,  G11C 11/34 341 ,  G11C 11/34 354 A

前のページに戻る