特許
J-GLOBAL ID:200903008126802559

情報処理装置および制御方法

発明者:
出願人/特許権者:
代理人 (8件): 鈴江 武彦 ,  河野 哲 ,  中村 誠 ,  蔵田 昌俊 ,  峰 隆司 ,  福原 淑弘 ,  村松 貞男 ,  橋本 良郎
公報種別:公開公報
出願番号(国際出願番号):特願2006-148025
公開番号(公開出願番号):特開2007-317073
出願日: 2006年05月29日
公開日(公表日): 2007年12月06日
要約:
【課題】表示するクオリティを損なうことなく、外部接続の表示装置に表示する場合に省電力化を図ることができる情報処理装置および制御方法を提供する。【解決手段】CPU20によって、外部モニタ12に出力する方法がシングルチャネル出力であると判別されると、デュアルチャネル出力用の2つの出力のうち、使用しない方のチャネルの出力を中止する。【選択図】 図2
請求項(抜粋):
外部表示手段にデュアルチャネル出力可能な情報処理装置であって、 前記外部表示手段に出力する出力方法を判別する判別手段と、 前記判別手段による判別結果に基づいて前記デュアルチャネルの2つの出力に供給する電源を制御する制御手段と を備えることを特徴とする情報処理装置。
IPC (4件):
G06F 1/32 ,  G09G 5/00 ,  G09G 3/20 ,  G06F 3/00
FI (9件):
G06F1/00 332B ,  G09G5/00 555D ,  G09G5/00 550A ,  G09G3/20 612G ,  G09G3/20 611A ,  G09G3/20 633P ,  G09G3/20 612U ,  G09G5/00 550C ,  G06F3/00 R
Fターム (21件):
5B011DA02 ,  5B011EA02 ,  5B011EB09 ,  5B011FF01 ,  5B011LL14 ,  5C080AA10 ,  5C080BB05 ,  5C080CC10 ,  5C080DD26 ,  5C080JJ02 ,  5C080JJ06 ,  5C080JJ07 ,  5C080KK02 ,  5C080KK07 ,  5C082AA01 ,  5C082AA34 ,  5C082BB02 ,  5C082BD02 ,  5C082CB01 ,  5C082DA81 ,  5C082MM01
引用特許:
出願人引用 (1件)

前のページに戻る