特許
J-GLOBAL ID:200903009007914507

アクティブマトリクス基板および表示装置の欠陥修正方法

発明者:
出願人/特許権者:
代理人 (1件): 西教 圭一郎
公報種別:公開公報
出願番号(国際出願番号):特願平7-205870
公開番号(公開出願番号):特開平9-054340
出願日: 1995年08月11日
公開日(公表日): 1997年02月25日
要約:
【要約】【課題】 スイッチング素子の欠陥による表示不良を目立たなくし、表示品位を向上する。【解決手段】 液晶表示装置11を構成する一方基板部材12は、絶縁性基板15上にゲート配線およびソース配線を有し、当該配線によって形成される画素PにTFT素子Tおよび画素電極LCを有する。画素Pはソース配線の伸びる方向に同じ表示色に選ばれ、同じ表示色の画素Pをつなぐようにしてソース配線と平行に欠陥修正用配線SAが設けられる。欠陥TFT素子Tに接続された画素電極LCは、欠陥修正用配線SAによって隣接する画素の正常なTFT素子Tに接続され、当該正常なTFT素子Tに与えられる表示信号によって制御される。したがって、隣接する同じ表示色の画素と同じように表示状態が制御されて欠陥による表示不良が目立たなくなり、表示品位が向上する。
請求項(抜粋):
マトリクス状に配列された予め定める表示色の画素の組合わせによってカラー表示を行うために用いられ、絶縁性基板と、前記絶縁性基板上に互いに平行に間隔をあけて配設される複数の帯状のゲート配線と、前記絶縁性基板上にゲート配線とは絶縁性を保持し、ゲート配線とは直交する方向に互いに間隔をあけて配設される複数の帯状のソース配線と、前記ゲート配線およびソース配線によって形成される前記絶縁性基板上の矩形の複数の画素領域にそれぞれ配置される画素電極と、前記画素領域毎に配置され、前記ゲート配線に接続されるゲート電極、前記ソース配線に接続されるソース電極、および前記画素電極に接続されるドレイン電極を少なくとも有するスイッチング素子とを含んで構成されるアクティブマトリクス基板において、前記絶縁性基板上に、ゲート配線、ソース配線、画素電極、およびスイッチング素子とは絶縁性を保持し、同じ表示色の画素領域をつないで配設される欠陥修正用配線を含むことを特徴とするアクティブマトリクス基板。
IPC (3件):
G02F 1/136 500 ,  G02F 1/1343 ,  H01L 29/786
FI (3件):
G02F 1/136 500 ,  G02F 1/1343 ,  H01L 29/78 612 A

前のページに戻る