特許
J-GLOBAL ID:200903009128154763
利得制御回路
発明者:
,
,
出願人/特許権者:
代理人 (1件):
佐藤 隆久
公報種別:公開公報
出願番号(国際出願番号):特願平9-312256
公開番号(公開出願番号):特開平11-136051
出願日: 1997年11月13日
公開日(公表日): 1999年05月21日
要約:
【要約】【課題】広帯域で、制御直線性に優れ、しかもダイナミックレンジが広く、低電圧動作が可能な利得制御回路を提供する。【解決手段】利得制御範囲が一定範囲に制限されて互いに縦続接続された複数段の可変利得回路110,120,130と、複数段の可変利得回路に利得制御電圧を印加する制御電圧印加回路140と、複数段の可変利得回路に印加される各利得制御電圧に対してオフセット電圧を与えるオフセット電圧を供給するオフセット電圧供給回路150とを設け、複数段の可変利得回路の各段間を容量素子C101 ,C101x、C102 ,C102xにより結合する。
請求項(抜粋):
利得制御範囲が一定範囲に制限されて互いに縦続接続された複数段の可変利得回路と、上記複数段の可変利得回路に利得制御電圧を印加する制御電圧印加回路と、上記複数段の可変利得回路に印加される各利得制御電圧に対してオフセット電圧を与えるオフセット電圧を供給するオフセット電圧供給回路とを有し、上記複数段の可変利得回路の各段間は容量素子により結合されている利得制御回路。
IPC (4件):
H03G 3/10
, H03F 3/34
, H03F 3/45
, H03G 11/00
FI (4件):
H03G 3/10 B
, H03F 3/34 A
, H03F 3/45 Z
, H03G 11/00 B
引用特許:
審査官引用 (2件)
-
特開昭61-079313
-
利得制御回路
公報種別:公開公報
出願番号:特願平6-201355
出願人:ソニー株式会社
前のページに戻る