特許
J-GLOBAL ID:200903009167397487

算術エンジン

発明者:
出願人/特許権者:
代理人 (1件): 本城 雅則 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平6-332803
公開番号(公開出願番号):特開平7-200543
出願日: 1994年12月15日
公開日(公表日): 1995年08月04日
要約:
【要約】【目的】 複素算術演算処理に最適化された算術エンジン装置を提供する。【構成】 算術エンジン(11)は、入力データを受信し、第1MAC出力(21)データを生成するMAC12を含む。MAC(13)がMAC(12)に並列に結合されている。MAC(13)は入力データを受信し、出力(19)を生成する。加算器アレイ(14)がMAC(12)とMAC(13)との双方に結合される。この加算器アレイ(14)は、入力データ、第1,第2MAC出力データを受信して出力データを生成する。各MAC(12,13)は、乗算器クロス・ポイント・スイッチ(42)、乗算器レジスタ(46)、レジスタ・セレクタ(50)、および並列乗算器(52,54)で構成される。各加算器アレイ(14)は、クロス・ポイント・スイッチ(84)、加算器レジスタ(86)、レジスタ・セレクタ(88)、加算器(92)、および条件コード判定器(94)で構成される。
請求項(抜粋):
第1二重MAC第1入力(16)で入力データを受け取り、第1二重MAC出力(21)で第1二重MAC出力データを生成し、第1二重MAC第2入力(22)を有する、第1二重MAC乗算アキュムレータ(MAC12);前記第1二重MAC(12)に並列に結合されており、第2二重MAC第1入力(17)で前記入力データを受け取り、第2二重MAC出力(19)で第2二重MAC出力データを生成し、第2二重MAC第2入力(23)を有する、第2二重MAC(13);および前記第1二重MAC(12)と前記第2二重MAC(13)との双方に結合され、前記入力データ、前記第1二重MAC出力データ、および前記第2二重MAC出力データを受け取り、加算器アレイ出力(20)において算術エンジン出力を生成する、加算器アレイ(14);から成ることを特徴とする算術エンジン(14)。
IPC (2件):
G06F 17/16 ,  G06F 17/10
FI (2件):
G06F 15/347 N ,  G06F 15/31 D

前のページに戻る