特許
J-GLOBAL ID:200903009218192192
光ファイバトランシーバのための集積メモリマップコントローラ回路
発明者:
,
出願人/特許権者:
代理人 (7件):
中村 稔
, 大塚 文昭
, 熊倉 禎男
, 宍戸 嘉一
, 小川 信夫
, 西島 孝喜
, 箱田 篤
公報種別:公開公報
出願番号(国際出願番号):特願2006-082561
公開番号(公開出願番号):特開2006-191681
出願日: 2006年03月24日
公開日(公表日): 2006年07月20日
要約:
【課題】簡単明瞭なメモリマップアーキテクチャと単純なシリアル通信機構とを使用して光電子トランシーバのための一般的で柔軟な集積回路を提供する。【解決手段】トランシーバに関連する情報を記憶するための一又は二以上のメモリアレーを含むメモリと、レーザ送信機及びフォトダイオード受信機から複数のアナログ信号を受信し、該受信アナログ信号をデジタル値に変換し、該デジタル値を前記メモリ内の所定の領域に記憶するためのアナログ/デジタル変換回路と、前記メモリに記憶された一又は二以上の値に従って、前記レーザ送信機の作動を制御する制御信号を発生するように構成された制御回路と、前記メモリ内の領域に対して読取り及び書込みを行うためのインタフェースと、前記デジタル値を限界値と比較し、該限界値に基づいてフラッグ値を発生させ、該フラッグ値を前記メモリ内の所定の領域に記憶するための比較論理回路とを含む。【選択図】図3
請求項(抜粋):
光電子デバイスに関連する情報を記憶するための一又は二以上のメモリアレーを含むメモリ(128)と、
前記光電子デバイスから、当該光電子デバイスの作動条件に対応した複数のアナログ信号を受信し、受信した当該アナログ信号をデジタル値に変換し、当該デジタル値を前記メモリ内の所定のメモリマップされた領域に記憶するためのアナログ/デジタル変換回路(127)と、
前記光電子デバイスの外部にあるホストデバイスから受信した前記所定のメモリマップ領域のメモリアドレスを含んだコマンドに従って、前記メモリ内のメモリマップされた領域からの読み出し及び該領域への書き込みを前記ホストデバイスが行えるようにするメモリインターフェース(121)であって、前記ホストデバイスに、前記メモリ内の前記所定のメモリマップ領域から前記光電子デバイスの作動条件に対応したデジタル値を読み出すことを可能にするメモリインターフェースと、
を含む、光電子デバイスをモニタするための回路。
IPC (6件):
H04B 10/04
, H04B 10/06
, H04B 10/14
, H04B 10/26
, H04B 10/28
, H04B 10/08
FI (2件):
Fターム (18件):
5K102AA41
, 5K102AA48
, 5K102AA63
, 5K102AA68
, 5K102AH01
, 5K102AH23
, 5K102AL13
, 5K102LA23
, 5K102MH02
, 5K102MH03
, 5K102MH12
, 5K102MH22
, 5K102MH23
, 5K102RD02
, 5K102RD04
, 5K102RD05
, 5K102RD26
, 5K102RD28
引用特許:
審査官引用 (3件)
-
レーザダイオードの出力パワーを制御する装置
公報種別:公開公報
出願番号:特願平5-208651
出願人:フランステレコムエタブリスマンオートノンドゥドロワピューブリック(サントルナシォナルデチュードデテレコミュニカシォン)
-
特表平6-504405
-
光サブシステム
公報種別:公開公報
出願番号:特願平5-196683
出願人:アメリカンテレフォンアンドテレグラフカムパニー
前のページに戻る