特許
J-GLOBAL ID:200903009338110637

電圧変換回路ならびにそれを備える半導体集積回路装置および携帯端末

発明者:
出願人/特許権者:
代理人 (3件): 原 謙三 ,  木島 隆一 ,  金子 一郎
公報種別:公開公報
出願番号(国際出願番号):特願2003-011622
公開番号(公開出願番号):特開2004-228713
出願日: 2003年01月20日
公開日(公表日): 2004年08月12日
要約:
【課題】高圧の電圧VDDの電源ライン間に直列に接続されるPMOSトランジスタMPおよびNMOSトランジスタMNを交互にオン/オフ制御し、その出力電圧V1をフィルタ回路36によって平滑化した低圧の電圧V2を、電源電圧として他の回路へ出力するとともに、前記2つのトランジスタMP,MNを駆動する出力パルス信号生成回路32の電源として使用することで、低消費電力化するようにした電圧変換回路31において、確実な起動を実現する。【解決手段】起動時の予め定める期間には、前記P型トランジスタを強制的にオン駆動する起動信号RSTHを作成する起動信号生成回路35および前記出力パルス信号生成回路32からのパルス信号S1に代えて、前記起動信号RSTHを選択するスイッチ制御回路34を設ける。【選択図】 図1
請求項(抜粋):
P型トランジスタおよびN型トランジスタの直列回路が一対の電源ライン間に直列に接続されて構成されるスイッチ回路と、前記スイッチ回路における2つのトランジスタの接続点から導出される出力電圧を平滑化する平滑化回路と、前記平滑化回路によって平滑化された出力電圧を電源電圧とし、所望とする出力電圧を得るためのデューティ比を有するパルス信号を生成し、前記2つのトランジスタの制御端子に与えるパルス信号生成回路とを備えて構成される電圧変換回路において、 起動時の予め定める期間、前記P型トランジスタを強制的にオンさせる制御信号を生成し、前記制御端子に与える起動制御回路を含むことを特徴とする電圧変換回路。
IPC (6件):
H03K17/22 ,  H02M3/155 ,  H03K17/16 ,  H03K17/687 ,  H03K19/00 ,  H03K19/0185
FI (7件):
H03K17/22 E ,  H02M3/155 B ,  H02M3/155 H ,  H03K17/16 L ,  H03K19/00 A ,  H03K17/687 F ,  H03K19/00 101E
Fターム (69件):
5H730AA14 ,  5H730AS01 ,  5H730AS05 ,  5H730BB13 ,  5H730BB57 ,  5H730DD04 ,  5H730DD12 ,  5H730DD17 ,  5H730DD26 ,  5H730DD32 ,  5H730EE13 ,  5H730FD01 ,  5H730VV02 ,  5H730VV06 ,  5H730XC05 ,  5J055AX12 ,  5J055AX27 ,  5J055AX37 ,  5J055AX57 ,  5J055BX16 ,  5J055BX41 ,  5J055CX19 ,  5J055DX22 ,  5J055DX56 ,  5J055DX72 ,  5J055DX83 ,  5J055EX02 ,  5J055EX07 ,  5J055EY01 ,  5J055EY05 ,  5J055EY10 ,  5J055EY12 ,  5J055EY21 ,  5J055EZ07 ,  5J055EZ11 ,  5J055EZ14 ,  5J055EZ20 ,  5J055EZ25 ,  5J055EZ28 ,  5J055EZ50 ,  5J055FX05 ,  5J055FX24 ,  5J055FX31 ,  5J055GX01 ,  5J055GX02 ,  5J055GX04 ,  5J055GX05 ,  5J056AA11 ,  5J056BB17 ,  5J056CC00 ,  5J056CC03 ,  5J056CC05 ,  5J056CC06 ,  5J056CC11 ,  5J056CC16 ,  5J056CC21 ,  5J056CC29 ,  5J056DD13 ,  5J056DD29 ,  5J056DD51 ,  5J056DD53 ,  5J056DD55 ,  5J056EE06 ,  5J056EE07 ,  5J056FF01 ,  5J056FF07 ,  5J056GG08 ,  5J056GG09 ,  5J056KK01
引用特許:
審査官引用 (10件)
全件表示

前のページに戻る