特許
J-GLOBAL ID:200903009459107277

データメモリ保持確認回路

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-105601
公開番号(公開出願番号):特開平9-293385
出願日: 1996年04月25日
公開日(公表日): 1997年11月11日
要約:
【要約】【課題】実際のデータメモリのデータ反転と電源電圧変動との相関精度を向上し、常時監視することによりデータメモリの信頼性を向上する。【解決手段】内部バス3を介してデータ書込/読出をするデータメモリ2に隣接して配置されると共にデータメモリ2内各電源線および各ビット線にそれぞれ接続されデータメモリ2内各ワード線と平行なワード線に接続され内部バス3を介してデータ読出をしない複数のダミーセルからなるダミーセル部11と、各ダミーセルのデータをそれぞれ入力しそのデータ内容変化を検出することによりダミーセル部11を常時監視するダミーセル監視回路12と、を備える。
請求項(抜粋):
内部バスを介してデータ書込および読出をするデータメモリのデータ内容が電源電圧変動により変化しているか否かを確認するデータメモリ保持確認回路において、前記データメモリに隣接して配置されると共に前記データメモリ内各電源線および各ビット線にそれぞれ接続され前記データメモリ内各ワード線と平行なワード線に接続され前記内部バスを介してデータ読出をしない複数のダミーセルからなるダミーセル部と、前記各ダミーセルのデータをそれぞれ入力しそのデータ内容変化を検出することにより前記ダミーセル部を常時監視するダミーセル監視回路と、を備えるデータメモリ保持確認回路。
IPC (4件):
G11C 16/06 ,  G06F 11/00 350 ,  G06F 12/16 340 ,  G11C 29/00 303
FI (4件):
G11C 17/00 309 E ,  G06F 11/00 350 S ,  G06F 12/16 340 M ,  G11C 29/00 303 G

前のページに戻る