特許
J-GLOBAL ID:200903009611520720
コンピュータ・グラフィック・システム及びフレーム・バッファ使用方法
発明者:
出願人/特許権者:
代理人 (1件):
合田 潔 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平6-189188
公開番号(公開出願番号):特開平8-063608
出願日: 1994年08月11日
公開日(公表日): 1996年03月08日
要約:
【要約】【目的】スーパーサンプリングとダブル・バッファリングの双方を行う場合に必要とするフレーム・バッファの量を減らす。【構成】 1のピクセルごとに、1組の複数のサブピクセル用記憶位置と、2つの表示用記憶位置と、2ビットの制御ビットを設けたフレーム・バッファを使用する。1の表示用記憶位置には1組の複数のサブピクセル用記憶位置の内容のフィルタリング結果を格納し、他の表示用記憶位置の内容はディスプレイに表示される。このフィルタリング結果と表示用記憶位置の内容とが同一かどうかを制御ビットにセットすることにより、どちらの表示用記憶位置が1組の複数のサブピクセル用記憶位置の内容を反映しているかがわかり、ダブル・バッファリングを行っても必要なフレーム・バッファは倍にはならない。この2つの表示記憶位置を切り替えることによりダブル・バッファリングを行う。
請求項(抜粋):
スーパーサンプリング及びダブル・バッファリングの双方を同時に可能とするコンピュータ・グラフィックス・システムであって、1のピクセルごとに、1組の複数のサブピクセル用記憶位置と、少なくとも2つの表示用記憶位置と、前記1組の複数のサブピクセル用記憶位置の内容と各前記表示用記憶位置の内容との関係を示す制御ビット用記憶位置とを有するフレーム・バッファを有し、1の前記表示用記憶位置の内容は前記1組の複数のサブピクセル用記憶位置の内容のフィルタリング結果であり、他の前記表示用記憶位置の内容は現在の表示内容であり、前記制御ビット用記憶位置の内容は前記フィルタリング結果と前記1の表示用記憶位置の内容が同一であることを示しているコンピュータ・グラフィック・システム。
IPC (5件):
G06T 11/00
, G06T 3/40
, G06T 5/20
, G09G 5/36 510
, G09G 5/36 520
FI (3件):
G06F 15/72 A
, G06F 15/66 355 P
, G06F 15/68 410
前のページに戻る