特許
J-GLOBAL ID:200903010047479852

メモリ制御装置

発明者:
出願人/特許権者:
代理人 (1件): 松隈 秀盛
公報種別:公開公報
出願番号(国際出願番号):特願平4-318724
公開番号(公開出願番号):特開平6-167954
出願日: 1992年11月27日
公開日(公表日): 1994年06月14日
要約:
【要約】【目的】 画像作成処理用メモリなどの制御が良好にできるメモリ制御装置を提供する。【構成】 データの書込み及び読出しを行うメモリ7と、このメモリ7とアクセスが行われる複数のアクセスチャンネルの制御を行う制御手段8とを有するメモリ制御装置において、制御手段8として、アクセスチャンネルの優先順位の割り付けの所定時間毎の変化を示すテーブルを持ち、このテーブルの優先順位の割り付けを変更できるようにした。
請求項(抜粋):
データの書込み及び読出しを行うメモリと、該メモリとアクセスが行われる複数のアクセスチャンネルの制御を行う制御手段とを有するメモリ制御装置において、上記制御手段として、上記アクセスチャンネルの優先順位の割り付けの所定時間毎の変化を示すテーブルを持ち、このテーブルの優先順位の割り付けを変更できるようにしたメモリ制御装置。
IPC (6件):
G09G 5/00 ,  G06F 13/28 310 ,  G06F 13/28 ,  G06F 13/362 510 ,  G06F 15/44 ,  G06F 15/64 450
引用特許:
出願人引用 (3件)
  • 特開昭56-097129
  • 特開昭61-160168
  • 特開平3-223936
審査官引用 (3件)
  • 特開平3-223936
  • 特開昭56-097129
  • 特開昭61-160168

前のページに戻る