特許
J-GLOBAL ID:200903010102192630

アナログ/ディジタル変換回路

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 隆久
公報種別:公開公報
出願番号(国際出願番号):特願平8-216498
公開番号(公開出願番号):特開平10-065542
出願日: 1996年08月16日
公開日(公表日): 1998年03月06日
要約:
【要約】【課題】 各コンパレータに対して補正でき、コンパレータの数分のポイントで補正できることはもとより、補正精度の向上を図れるアナログ/ディジタル変換回路およびその補正方法を実現する。【解決手段】 基準電圧分圧用抵抗素子を三分割し、分割された各抵抗素子間の接続ノードとコンパレータCMPk (k=0,1,...,N-1,N)との間に、スイッチング素子SLk ,SNk ,SMk を接続し、補正モード時に、スイッチ制御回路12により、順次スイッチング素子SWk を導通状態に設定し、レジスタ13,14によりエンコーダ10からのk+1番目とk番目の出力信号DATk+1 ,DATk を記憶し、演算器15の演算処理により、これらの出力信号の差SDATを出力し、これに応じてスイッチ制御回路12はスイッチング素子SLk ,SNk ,SMk の内一つのみを導通状態に保持する。
請求項(抜粋):
通常モードと補正モードの二つの動作モードを有し、通常モード時に抵抗素子により分圧してなる基準電圧と外部信号とを比較し、比較結果に応じたレベルの信号を出力する比較器を少なくとも一つ備えたアナログ/ディジタル変換回路であって、上記補正モード時に、上記基準電圧を上記外部信号に代えて上記比較器に入力させ、そのときの比較器の出力信号レベルが当該比較器の2入力電圧差を相殺したレベルとなるように調整する補正手段を有するアナログ/ディジタル変換回路。
IPC (3件):
H03M 1/36 ,  H03M 1/10 ,  H03M 1/12
FI (3件):
H03M 1/36 ,  H03M 1/10 A ,  H03M 1/12 C
引用特許:
審査官引用 (2件)
  • 特開昭62-183222
  • 特開昭62-183222

前のページに戻る