特許
J-GLOBAL ID:200903010431835526
プリンタ装置
発明者:
出願人/特許権者:
代理人 (1件):
松隈 秀盛
公報種別:公開公報
出願番号(国際出願番号):特願平8-030786
公開番号(公開出願番号):特開平9-220806
出願日: 1996年02月19日
公開日(公表日): 1997年08月26日
要約:
【要約】【課題】 プリント情報のエラー対策を行う。【解決手段】 ホストコンピュータ100の本体101からの例えば8ビットのコマンド情報はそのままインターフェース回路102に供給される。これに対して6ビットのプリント情報はエラー検出データの付加回路103に供給される。そして例えば偶数パリティ、奇数パリティ、あるいは6ビットが全て“1”のとき“0”及び/または6ビットが全て“0”のとき“1”とする等の1ビットのエラー検出データが形成され、この検出データがMSB側の6ビットにプリント情報の設けられた8ビットのLSBに付加される。このエラー検出データの付加された8ビットのプリント情報がインターフェース回路102に供給される。さらにこのインターフェース回路102に上述の本体101からの制御信号が供給され、任意のコマンド情報とプリント情報が選択されて伝送が行われる。
請求項(抜粋):
所定のビット幅の伝送路を介してプリント情報が伝送されるプリンタ装置において、上記伝送路のビット幅より少ないビット数からなる上記プリント情報が伝送される場合に、上記プリント情報のビット数を上記伝送路のビット幅のMSB側に設定すると共に、上記伝送路のビット幅のLSB側に上記伝送されるプリント情報のエラー検出用のデータを設けることを特徴とするプリンタ装置。
IPC (6件):
B41J 2/01
, B41J 2/385
, B41J 2/175
, B41J 2/205
, B41J 2/125
, H04N 1/23 101
FI (6件):
B41J 3/04 101 Z
, H04N 1/23 101 B
, B41J 3/00 102
, B41J 3/04 102 Z
, B41J 3/04 103 X
, B41J 3/04 104 K
前のページに戻る