特許
J-GLOBAL ID:200903010464374257

バツフア回路

発明者:
出願人/特許権者:
代理人 (1件): 田辺 恵基
公報種別:公開公報
出願番号(国際出願番号):特願平4-361462
公開番号(公開出願番号):特開平6-204756
出願日: 1992年12月28日
公開日(公表日): 1994年07月22日
要約:
【要約】【目的】NチヤネルMOS形の第1のトランジスタ及びPチヤネルMOS形の第2のトランジスタのゲートに集積回路の出力信号を入力し、第1及び第2のトランジスタの動作に応じて出力信号を第1及び第2のトランジスタの接続端から外部に出力するバツフア回路において、低電源電圧においても充分な動作速度で動作させる。【構成】昇圧回路を用いてMOS形トランジスタのゲート入力信号の電圧変化を一段と大きくしたことにより、当該トランジスタの電源電圧を小さくしても、これを充分に高速で駆動することができる。
請求項(抜粋):
NチヤネルMOS形の第1のトランジスタ及びPチヤネルMOS形の第2のトランジスタのゲートに集積回路の出力信号を入力し、上記第1及び第2のトランジスタの動作に応じて上記出力信号を上記第1及び第2のトランジスタの接続端から外部に出力するバツフア回路において、上記出力信号に基づいて上記第1のトランジスタのゲートに入力する第1のゲート入力信号又は、上記出力信号に基づいて上記第2のトランジスタのゲートに入力する第2のゲート入力信号の少なくとも一方の電圧変化を上記出力信号の変化よりも大きくする昇圧回路を具えたことを特徴とするバツフア回路。
IPC (5件):
H03F 1/30 ,  H03K 17/04 ,  H03K 17/687 ,  H03K 19/0175 ,  H03K 19/094
FI (3件):
H03K 17/687 F ,  H03K 19/00 101 F ,  H03K 19/094 C
引用特許:
審査官引用 (1件)
  • 特開平1-077209

前のページに戻る